Biblioteki napisane w VHDL

GAIA3

Procesor GAIA.
  • 24

RedPitaya_Acquisition

Przekształć Czerwoną Pitaję w kartę pozyskania.
  • 21

spi-to-axi-bridge

Mostek SPI do AXI4-lite do łatwego łączenia banków rejestrów airhdl z dowolnym mikrokontrolerem.
  • 21
  • Apache License 2.0

mrisc32-a1

Potokowa, uporządkowana, skalarna implementacja VHDL MRISC32 ISA.
  • 20

VHDL-Guide

Przewodnik VHDL.
  • 20

neorv32-riscof

✔️ Port RISCOF do weryfikacji zgodności procesora NEORV32 z RISC-V ISA.
  • 19
  • BSD 3-clause "New" or "Revised"

wb_spi_bridge

🌉 Przezroczysty mostek Wishbone-to-SPI obsługujący Execute-In-Place (XIP).
  • 19
  • BSD 3-clause "New" or "Revised"

simple-riscv

Prosty, trójstopniowy procesor RISC-V.
  • 19
  • MIT

karabas-128

Karabas-128. Klon ZX Spectrum 128k, oparty na CPLD Altera EPM7128STC100.
  • 18
  • Do What The F*ck You Want To Public

kvm-ip-zynq

KVM over IP Gateway celujący w Zynq-7000 SoC.
  • 17
  • MIT

j-core-ice40

J-core SOC dla ice40 FPGA.
  • 17

fpu-sp

Biblioteka zmiennoprzecinkowa IEEE 754 w system-verilog i vhdl.
  • 17
  • Apache License 2.0

pocket-cnn

CNN-to-FPGA-framework dla małych CNN, napisany w VHDL i Pythonie.
  • 16
  • Mozilla Public License 2.0

Flo-Posit

Pozytywne rdzenie arytmetyczne wygenerowane za pomocą FloPoCo.
  • 14
  • GNU General Public License v3.0 only

vhdl-axis-uart

Interfejs UART do AXI Stream napisany w VHDL.
  • 14
  • MIT

Brutzelkarte_FPGA

Kod opisu Brutzelkarte FPGA w VHDL.
  • 13
  • GNU General Public License v3.0 only

vunit_action

Akcja VUnit GitHub.
  • 13
  • MIT

rv16poc

16-bitowy dowód koncepcji RISC-V.
  • 13
  • Apache License 2.0

hVHDL_example_project

Przykładowy projekt, który wykorzystuje wiele pomysłów i funkcji bibliotek hVHDL, takich jak moduły matematyki stałoprzecinkowej i zmiennoprzecinkowej, oraz zawiera skrypty do budowy większości popularnych układów FPGA.
  • 12

ORCA-risc-v

RISC-V firmy VectorBlox.
  • 12
  • GNU General Public License v3.0

riscv-debug-dtm

🐛 Moduł transportu debugowania JTAG (DTM) - zgodny ze specyfikacją debugowania RISC-V.
  • 12
  • BSD 3-clause "New" or "Revised"

apple2fpga

port Stephena A. Edwardsa apple2fpga na ULX3S.
  • 12

hVHDL_fixed_point

Biblioteka VHDL z syntetyzowalnymi funkcjami matematycznymi o wysokim poziomie abstrakcji dla funkcji mnożenia, dzielenia i funkcji sin/cos oraz przekształcania abc na dq.
  • 10
  • MIT

neorv32-examples

Niektóre przykłady neorv32 dla kart Intel FPGA wykorzystujących Quartus II i SEGGER Embedded Studio dla RISC-V..
  • 9

pico-png

Koder PNG zaimplementowany w VHDL.
  • 9
  • Mozilla Public License 2.0

hVHDL_floating_point

biblioteka zmiennoprzecinkowa VHDL wysokiego poziomu do syntezy w FPGA.
  • 9
  • MIT

Image-Generator-for-FPGA-Evaluation-Board

Projekt generatora obrazu do reprezentowania sceny ulicznej. Może być używany jako samodzielny projekt generatora obrazu lub jako generator wzorców testowych dla obwodu wykrywania pasa ruchu.
  • 7
  • GNU General Public License v3.0

FPGA-FIR-Filter

Wykład o filtrze FIR na FPGA.
  • 7
  • GNU General Public License v3.0

jcore-j1-ghdl

Prosty projekt ukierunkowany na iCE40 up5k z GHDL + Yosys..
  • 7