Biblioteki napisane w VHDL
spi-to-axi-bridge
Mostek SPI do AXI4-lite do łatwego łączenia banków rejestrów airhdl z dowolnym mikrokontrolerem.
- 21
- Apache License 2.0
neorv32-riscof
✔️ Port RISCOF do weryfikacji zgodności procesora NEORV32 z RISC-V ISA.
- 19
- BSD 3-clause "New" or "Revised"
wb_spi_bridge
🌉 Przezroczysty mostek Wishbone-to-SPI obsługujący Execute-In-Place (XIP).
- 19
- BSD 3-clause "New" or "Revised"
karabas-128
Karabas-128. Klon ZX Spectrum 128k, oparty na CPLD Altera EPM7128STC100.
- 18
- Do What The F*ck You Want To Public
pocket-cnn
CNN-to-FPGA-framework dla małych CNN, napisany w VHDL i Pythonie.
- 16
- Mozilla Public License 2.0
Flo-Posit
Pozytywne rdzenie arytmetyczne wygenerowane za pomocą FloPoCo.
- 14
- GNU General Public License v3.0 only
hVHDL_example_project
Przykładowy projekt, który wykorzystuje wiele pomysłów i funkcji bibliotek hVHDL, takich jak moduły matematyki stałoprzecinkowej i zmiennoprzecinkowej, oraz zawiera skrypty do budowy większości popularnych układów FPGA.
- 12
riscv-debug-dtm
🐛 Moduł transportu debugowania JTAG (DTM) - zgodny ze specyfikacją debugowania RISC-V.
- 12
- BSD 3-clause "New" or "Revised"
hVHDL_fixed_point
Biblioteka VHDL z syntetyzowalnymi funkcjami matematycznymi o wysokim poziomie abstrakcji dla funkcji mnożenia, dzielenia i funkcji sin/cos oraz przekształcania abc na dq.
- 10
- MIT
neorv32-examples
Niektóre przykłady neorv32 dla kart Intel FPGA wykorzystujących Quartus II i SEGGER Embedded Studio dla RISC-V..
- 9
Image-Generator-for-FPGA-Evaluation-Board
Projekt generatora obrazu do reprezentowania sceny ulicznej. Może być używany jako samodzielny projekt generatora obrazu lub jako generator wzorców testowych dla obwodu wykrywania pasa ruchu.
- 7
- GNU General Public License v3.0